Se encontraron 80 coincidencias
- 03 Sep 2018, 18:45
- Foro: Sobre la web
- Tema: Traductor de google.
- Respuestas: 2
- Vistas: 5099
Re: Traductor de google.
Si no me equivoco, creo que no está activado el traductor de google en la web (como en la del ZX-Uno) que ayuda a entender los mensajes en otros idiomas que desconocemos. ¿Es posible activarlo? siempre y cuando no sea muy complicado ni un inconveniente para quien se encargue de la web. No está acti...
- 03 Sep 2018, 16:45
- Foro: General
- Tema: Diferencia al programar verilog en Quartus o en Xilinx
- Respuestas: 3
- Vistas: 5909
Re: Diferencia al programar verilog en Quartus o en Xilinx
Pues pensaba que estos lenguajes de programación eran más estandarizados, y sin diferencias de "personalizaciones" entre marcas. Es bueno saberlo. Las únicas "personalizaciones" que tiene Verilog, hasta donde yo sé, es en las tareas del sistema que se hayan implementado y si han puesto alguna "cust...
- 02 Sep 2018, 21:47
- Foro: Verilog / SystemVerilog
- Tema: Diferencia entre always @* y always @(posedge
- Respuestas: 4
- Vistas: 9208
Re: Diferencia entre always @* y always @(posedge
De hecho, es muy diferente cómo se trata el tema de las partes izquierdas en varios always o en uno solo. Por ejemplo: reg a; always @* begin a = b & c; a = ~c; end Este always, al usar asignaciones bloqueantes, está diciendo que primero se hace el "a = b & c", y luego el "a = ~c"` con lo que en rea...
- 02 Sep 2018, 21:11
- Foro: Verilog / SystemVerilog
- Tema: Diferencia entre always @* y always @(posedge
- Respuestas: 4
- Vistas: 9208
Re: Diferencia entre always @* y always @(posedge
Supongo que no es problema que haya varios always @* begin dentro de un mismo módulo que hagan referencia a un mismo reg, o sí? Si la referencia es en la parte derecha de una asignación, no; no es problema. Si la referencia es en la parte izquierda, SI es un problema. La síntesis te dará el error d...
- 02 Sep 2018, 17:59
- Foro: Verilog / SystemVerilog
- Tema: Diferencia entre always @* y always @(posedge
- Respuestas: 4
- Vistas: 9208
Re: Diferencia entre always @* y always @(posedge
always @* se usa para crear un bloque combinacional, hecho con puertas lógicas, sin memoria, sin flipflops. Por ejemplo, sumadores, comparadores, multiplexores, decos, cosas así. Las variables que son destinos de asignaciones en este tipo de bloques son señales (hilos), aunque en Verilog se definan...
- 02 Sep 2018, 15:23
- Foro: Preguntas y peticiones
- Tema: ¿Licencia Open Hardware?
- Respuestas: 11
- Vistas: 16175
Re: ¿Licencia Open Hardware?
En cuanto al hardware de la placa base en sí, es "open" en el sentido de que los esquemáticos están disponibles en formato PDF por parte del fabricante, se pueden leer, y se pueden rehacer. No tenemos los fuentes de esos esquemáticos en formato Protel, pero a mi particularmente prefiero tener los PD...
- 02 Sep 2018, 15:20
- Foro: Preguntas y peticiones
- Tema: ¿Licencia Open Hardware?
- Respuestas: 11
- Vistas: 16175
Re: ¿Licencia Open Hardware?
Lo que sí puedo decir (en lo que a mi se refiere) es que todo lo que haga, adaptado o nuevo, no será CC, sino GPL. Creo que la GPL es más adecuada al espíritu del proyecto, tanto éste como el ZX-UNO. Si en aquella ocasión elegimos CC fue más por desconocimiento que por otra cosa.
- 02 Sep 2018, 03:01
- Foro: Verilog / SystemVerilog
- Tema: Simulación de salida de video en un diseño que genera una señal VGA
- Respuestas: 0
- Vistas: 5734
Simulación de salida de video en un diseño que genera una señal VGA
La siguiente explicación usa únicamente herramientas libres y multiplataforma. Para recrearlo por vuestra cuenta necesitareis instalar: - Icarus Verilog. http://iverilog.icarus.com/ - GTKWave. http://gtkwave.sourceforge.net/ - Imagemagick. https://www.imagemagick.org/script/download.php (en los coma...
- 01 Sep 2018, 12:22
- Foro: Chips
- Tema: USB Blaster para Xilinx
- Respuestas: 10
- Vistas: 19193
Re: USB Blaster para Xilinx
¿No es mejor usar un USB blaster? Es mucho más barato, sale por 3 euros. Yo lo uso con el programa libre URJTAG y funciona perfectamente. Que yo sepa, no te va a valer con todos los chips de Xilinx, sólo con aquellos que tenga soporte. URJTAG. Antonio tenía problemas en Windows con chips de la fami...
- 01 Sep 2018, 11:28
- Foro: General
- Tema: Módulos hardware para poder usar nuestras placas como si fueran entrenadoras
- Respuestas: 7
- Vistas: 15337
Re: Módulos hardware para poder usar nuestras placas como si fueran entrenadoras
Exacto.
El font usa 128 bytes (16 caracteres de 8x8 pixeles).